Autor
Cargando información...
Fundadores:
Producto desarrollado por:
@colav
Contacto
ImpactU:
Acerca de ImpactU
Manual de usuario
Código Abierto
Datos Abiertos
Apidocs
Estadísticas de uso
Indicadores de Cooperación
Información:
ImpactU Versión 3.11.2
Última actualización:
Interfaz de Usuario: 16/10/2025
Base de Datos: 29/08/2025
Hecho en Colombia
ERNESTO SANCHEZ
Politécnico de Turín
Perfil externo:
2
Citaciones:
89
Productos:
13
Filtros
Investigación
Cooperación
Productos
Patentes
Proyectos
Noticias
i
Coautorías según país de afiliación
Cargando información...
i
Evolución anual según la clasificación del ScienTI (Top 20)
Cargando información...
Cargando información...
13 Productos
Más citado
CSV
API
A Hybrid Approach to the Test of Cache Memory Controllers Embedded in SoCs
Ver producto
Acceso Cerrado
ID Minciencias: CAP_LIB-0000233579-55
Ranking: CAP_LIB-GC_CAP_LIB
Wilson Javier Perez Holguin
JAIME VELASCO MEDINA
Danilo Ravotto
ERNESTO SANCHEZ
Matteo Sonza Reorda
Tópico:
VLSI and Analog Circuit Testing
Publicado: 2008
Citaciones:
20
Altmétricas:
0
Publicaciones editoriales no especializadas
An FPGA-based dynamically reconfigurable platform for emulation of permanent faults in ASICs
Ver producto
Acceso Cerrado
Fuente: Microelectronics Reliability
Anees Ullah
ERNESTO SANCHEZ
Luca Sterpone
Luis Andres Cardona Cardona
Carles Ferrer
Tópico:
Radiation Effects in Electronics
Publicado: 2017
Citaciones:
15
Altmétricas:
0
Artículo de revista
On the Generation of Functional Test Programs for the Cache Replacement Logic
Ver producto
Acceso Cerrado
ID Minciencias: CAP_LIB-0000233579-58
Ranking: CAP_LIB-GC_CAP_LIB
Fuente: Asian Test Symposium
Wu Heng
Danilo Ravotto
ERNESTO SANCHEZ
Matteo Sonza Reorda
Alberto Tonda
Wilson Javier Perez Holguin
Tópico:
VLSI and Analog Circuit Testing
Publicado: 2009
Citaciones:
8
Altmétricas:
0
Publicaciones editoriales no especializadas
Software-Based Self-Test Strategy for Data Cache Memories Embedded in SoCs
Ver producto
Acceso Cerrado
ID Minciencias: CAP_LIB-0000233579-59
Ranking: CAP_LIB-GC_CAP_LIB
Wu Heng
JAIME VELASCO MEDINA
Danilo Ravotto
ERNESTO SANCHEZ
Matteo Sonza Reorda
Wilson Javier Perez Holguin
Tópico:
VLSI and Analog Circuit Testing
Publicado: 2008
Citaciones:
8
Altmétricas:
0
Publicaciones editoriales no especializadas
Exploiting Approximate Computing to Increase System Lifetime
Ver producto
Acceso Cerrado
Alberto Bosio
Wilson Javier Perez Holguin
ERNESTO SANCHEZ
Tópico:
Low-power high-performance VLSI design
Publicado: 2019
Citaciones:
7
Altmétricas:
0
Artículo de revista
A software-based self-test methodology for system peripherals
Ver producto
Acceso Cerrado
ID Minciencias: CAP_LIB-0000233579-56
Ranking: CAP_LIB-GC_CAP_LIB
Michelangelo Grosso
Wilson Javier Perez Holguin
Danilo Ravotto
ERNESTO SANCHEZ
Matteo Sonza Reorda
JAIME VELASCO MEDINA
Tópico:
VLSI and Analog Circuit Testing
Publicado: 2010
Citaciones:
6
Altmétricas:
0
Publicaciones editoriales no especializadas
Functional test generation for DMA controllers
Ver producto
Acceso Cerrado
ID Minciencias: CAP_LIB-0000233579-57
Ranking: CAP_LIB-GC_CAP_LIB
Michelangelo Grosso
Wu Heng
Danilo Ravotto
ERNESTO SANCHEZ
Matteo Sonza Reorda
JAIME VELASCO MEDINA
Wilson Javier Perez Holguin
Tópico:
VLSI and Analog Circuit Testing
Publicado: 2010
Citaciones:
5
Altmétricas:
0
Publicaciones editoriales no especializadas
Software-Based Testing for System Peripherals
Ver producto
Acceso Cerrado
ID Minciencias: ART-0000172820-39
Ranking: ART-ART_C
Fuente: Journal of Electronic Testing
Michelangelo Grosso
Wilson Javier Perez Holguin
ERNESTO SANCHEZ
Matteo Sonza Reorda
Alberto Tonda
JAIME VELASCO MEDINA
Tópico:
VLSI and Analog Circuit Testing
Publicado: 2012
Citaciones:
5
Altmétricas:
0
Artículo de revista
Simulation and Formal: The Best of Both Domains for Instruction Set Verification of RISC-V Based Processors
Ver producto
Acceso Cerrado
Fuente: 2022 IEEE International Symposium on Circuits and Systems (ISCAS)
Ckristian Duran
Hanssel Morales
Camilo Jose Rojas
ANNACHIARA RUOSPO
ERNESTO SANCHEZ
Elkim Felipe Roa Fuentes
Tópico:
Software Testing and Debugging Techniques
Publicado: 2020
Citaciones:
5
Altmétricas:
0
Artículo de revista
Functional test generation for the pLRU replacement mechanism of embedded cache memories
Ver producto
Acceso Abierto
W J H Perez
ERNESTO SANCHEZ
Matteo Sonza Reorda
Alberto Tonda
JAIME VELASCO MEDINA
Tópico:
Software Testing and Debugging Techniques
Publicado: 2011
Citaciones:
4
Altmétricas:
0
Resultado de conferencia
1
NaN
NaN / pág.