Este articulo presenta resultados de la implementacion asincrona en FPGA (Field Programmable Gate Array) de las funciones de transformacion de columna MixColumn e InvmixColumn, del algoritmo de Rijndael. Se usa la metodologia para implementacion de circuitos asincronos de la herramienta conocida como Balsa, la cual permite descripcion, sintesis y simulacion funcional asincrona de circuitos digitales. Se presentan resultados comparativos de area y desempeno de dos arquitecturas que realizan procesos de encriptacion y desencriptacion, la primera hace uso de las funciones sin optimizar y la segunda realiza ambos procesos usando recursos de hardware compartidos por ambas funciones. En la implementacion asincrona de todas las transformaciones se usan los protocolos de codificacion dualrail y 1-de-4.