Se presenta una metodologia de diseno, basada en Radios Definidos por Software (SDR) , y orientada al modelado de los bloques funcionales CDMA Reverse Traffic Channel. Ademas de una metodologia de validacion dirigida a la comprobacion de resultados obtenidos luego de la implementacion funcional de los bloques en lenguaje VHDL. Se propone un procedimiento de generacion automatica del codigo VHDL correspondiente a los bloques analizados, mediante una estructura generalizada modificada, basada en Registros de Corrimiento Realimentados Linealmente (LFSR), que permita generar funciones adicionales de salida, desde la combinacion lineal de las posiciones del registro. Se propone un modelo matricial para la configuracion de los lazos de realimentacion y las funciones de salida. El bloque se caracteriza como un Modelo Oculto de Markov (HMM). Para la metodologia de validacion se propone la generacion de archivos graficos (*.vec) a partir de los resultados obtenidos con Simulink, los cuales pueden ser utilizados en entornos de desarrollo digital como MAX PLUS II o QUARTUS II. Los archivos generados permiten la simulacion directa y la correspondiente verificacion de los resultados. Para la generacion de las descripciones VHDL se realiza una aproximacion basada en entidades (entity-based), como un enfoque hacia la descomposicion jerarquica basada en unidades funcionales donde una entidad VHDL se considera como una abstraccion de un objeto hardware, en este caso un Bloque Funcional.