En este articulo se presenta el diseno e implementacion de las etapas de procesamiento digital requeridas en un Repetidor Satelital Cognitivo para modular y demodular una senal de informacion, donde parametros como el orden de la modulacion o el esquema de modulacion pueden cambiarse con el fin de optimizar la utilizacion de los recursos de radio o adaptar el sistema a las condiciones del entorno para satisfacer los requerimientos impuestos a este tipo de sistemas. Se inicia la discusion con el modelo de las etapas de procesamiento para el desempeno de la modulacion y demodulacion para un Repetidor Satelital Cognitivo, donde el modelo de procesamiento y diagrama en bloques se describe para analizar cada componente. Esta descripcion se enfoca principalmente en frecuencia intermedia (IF). Adicionalmente, restricciones de implementacion se identifican para cada etapa de acuerdo a los requerimientos. Finalmente, el proceso de validacion de la implementacion se efectuo a traves de las herramientas de diseno, simulacion, sintesis y descarga de Xilinx sobre la FPGA Spartan 3E, y se presentan algunos comentarios con el fin de identificar limitaciones y problemas practicos de diseno en los sistemas propuestos.