Este artículo presenta el diseño de un regulador de voltaje de baja caída de tensión, el cual presenta un bajoconsumo de potencia y área, así como una respuesta transitoria optimizada. La reducción en área se logra mediantela polarización del transistor de potencia en la región de triodo. Así mismo, se hace uso de una red de polarizacióndinámica con el propósito de reducir a 300ns el tiempo de establecimiento para cualquier cambio en la corriente decarga (desde 100μA hasta 100mA). El regulador es diseñado en la tecnología Silterra CMOS estándar de 0.18μm, yproporciona un voltaje regulado de 1.8V. Todo el circuito es polarizado únicamente con 2.3μA para cargas inferioresa 1mA, y puede recuperarse en 0.3μs para cualquier cambio en la carga y voltaje de entrada. Además, el reguladorno necesita de ningún capacitor externo para garantizar su estabilidad.